MODUL 2 - FLIP - FLOP

2.1 Tujuan Percobaan [Daftar Isi]
  1. Merangkai dan menguji berbagai macam flip-flop
2.2 Alat dan Bahan [Daftar Isi]
1. Modul Elektronika Digital (Merek Dagang: De Lorenzo).
Pada percobaan kali ini, modul yang digunakan adalah panel Combinatory Logic seri DL 2203C, Power Supply For Digital Electronics seri DL 2203D, dan Sequential Logic seri DL 2203S.

Gambar 1.1 Module De Lorenzo

2. Kabel jumper. 
Kabel jumper adalah jenis kabel pendek yang digunakan untuk menghubungkan dua komponen elektronik atau sirkuit secara langsung. Kabel ini umumnya terdiri dari beberapa konduktor kecil yang dilapisi dengan insulator, seperti plastik atau karet, dan memiliki konektor di setiap ujungnya. Karena pendek dan fleksibel, kabel jumper memungkinkan pengguna untuk melakukan koneksi sementara atau prototipe dengan cepat dan mudah tanpa perlu soldering.

Gambar 1.2 Kabel Jumper

2.3 Dasar Teori [Daftar Isi]
Flip-flop adalah rangkaian elektronika yang memiliki dua kondisi stabil dan dapat digunakan untuk menyimpan informasi. Flip-flop merupakan pengaplikasian gerbang logika yang bersifat multivibrator bistabil. Dikatakan multivibrator bistabil karena kedua tingkat tegangan keluaran pada Multivibrator tersebut adalah stabil dan hanya akan mengubah situasi tingkat tegangan keluarannya saat dipicu (trigger). Flip-flop mempunyai dua output yang salah satu outputnya merupakan komplemen output yang lain.
a. R-S Flip-flop
R-S Flip-flop merupakan dasar dari semua flip-flop yang memiliki 2 gerbang inputan atau masukan yaitu R dan S.
b. J-K Flip-flop
J-K Flip-flop merupakan flipflop yang tidak memiliki kondisi terlarang atau yanng berarti diberi berapapun inputan asalkan terdapat clock maka akan terjadi perubahan pada keluaran atau outputnya.
c. D Flip-flop
D Flip-flop merupakan salah satu jenis flip-flop yang dibangun dengan menggunakan flip-flop R-S . Perbedaan dengan R-S flip-flop terletak pada inputan R, dan D Flip-flop inputan R terlebih dahulu diberi gerbang NOT.
d. T Flip-flop
T Flip-flop merupakan rangkaian flip-flop yang telah di buat dengan menggunakan J-K Flip-flop yang kedua inputannya dihubungkan menjadi satu. Jika input T nya aktif dan dipengaruhi oleh clock maka outputnya akan berubah dan jika T tidak aktif walaupun dipengaruhi oleh clock maka outputnya tidak berubah.  

2.4 Percobaan [Daftar Isi]
Percobaan dapat dilihat pada daftar isi dan akan diarahkan ke halaman yang berbeda.