MODUL 2 - FLIP-FLOP
LAPORAN AKHIR PERCOBAAN 2

1. Jurnal 
[Daftar Isi]



2. Hardware [Daftar Isi]
Alat dan Bahan yang digunakan adalah sebagai berikut:
JK Flip-flop
Logic Probe
Clock

3. Video Praktikum [Daftar Isi]





4. Analisa [Daftar Isi]
1. Apa yang terjadi jika B2 diganti CLK pada kondisi 2?
Jika diganti dengan clock, maka output akan berefek dengan perubahan clock. Ibaratkan clock berposisi aktif, maka akan terjadi beberapa hal:
a. Ketika S dan R = 1, maka output Q = 0 dan Q' = 1
b. Ketika S dan R = 0, maka output Q = 1 dan Q' = 1 dengan adanya tanda warna kuning pada clock
c. Ketika S = 0 dan R = 1, maka output Q = 1 dan Q' = 0
d. Ketika S = 1dan R = 0, maka output Q = 0 dan Q' = 1

2. Apakah ada pengembangan terbaru dari T flip-flop?
T dlip-flop memiliki input T yang memungkinkan perubahan keadaan output kali input T berubah menjadi logika I pada naik-turunnya clock.

3. Bagaimana proses pengolahan data saat kondisi toggle?
Mengacu percobaan 2 yang menggunakan JK flip-flop, ketika kedua input bernilai 1, maka terjadi toggle. Namun, perubahan output pada kondisi toggle tergantung pada keadaan sebelumnya. Jika output sebelumnya 0, maka akan berubah jadi 1 pada posisi toggle, begitupun sebaliknya. 


5. Link Download [Daftar Isi]
Unduh HTML blog ini di sini
Unduh file rangkaian ini di sini
Unduh video praktikum di sini
Unduh datasheet seluruh komponen
- Gerbang XNOR di sini
- Logic Probe di sini
- Logic State di sini
- Clock di sini