MODUL 4 - SHIFT REGISTER & SEVEN SEGMENT
LAPORAN AKHIR PERCOBAAN 1
2. Hardware [Daftar Isi]
Percobaan hanya menggunakan kabel jumper dan modul De Lorenzo saja. Namun pemasangan kabel jumper mengikuti rangkaian dalam prosedur percobaan yang telah disimulasikan dalam Proteus. Untuk komponen yang digunakan adalah sebagai berikut:
- Power Supply
- Saklar Single Pole Double Throw [SPDT]
- Gerbang NOT
- Gerbang AND
- JK Flip-flop dalam IC 74111
- DClock
- Logic Probe
- Ground
3. Video Praktikum [Daftar Isi]
4. Analisa [Daftar Isi]
1. Analisa Output yang dihasilkan tiap tiap kondisi.
Pada kondisi pertama terjadi Serial in Serial out (SISO) yang mana data dimasukkan secara satu per satu dan dikeluarkan secara satu per satu. Kemudian, pada kondisi kedua terjadi Serial in Parallel out (SIPO) yang mana data dimasukkan secara satu per satu dan dikeluarkan secara serentak. Lalu, pada kondisi ketiga terjadi Parallel in Serial out (PISO) yang mana data dimasukkan secara serentak dan dikeluarkan secara satu per satu. Terakhir, pada kondisi keempat terjadi Parallel in Parallel out (PIPO) terjadi yang mana data dimasukkan secara serentak dan dikeluarkan secara serentak.
2. Jika gerbang AND pada rangkaian di hapus, sumber clock dihubungkan langsung ke flip-flop, bandingkan output yang didapatkan.
Jika kondisi sumber clock dihubungkan langsung ke D flip-flop tanpa menggunakan gerbang AND, maka output yang didapatkan berbeda. Pada rangkaian dengan gerbang AND, output D flip-flop akan dipengaruhi oleh kedua inputnya dan output. Jika gerbang AND dihapus, maka inout D flip-flop hanya akan bergantung pada sumber clock yang dhubungkan langsung. Sumber clock menghasilkan perubahan output yang cepat, segmen-segmen mungkin tidak memiliki waktu yang cukup unik menyala dengan cukup terang sehingga dapat terbaca.
5. Link Download [Daftar Isi]
0 Komentar